LI Minghua,LI Xuehua,LI Zhenjiang,et al.Design of Multi-channel High-speed Data Acquisition System based on FPGA[J].Journal of Chengdu University of Information Technology,2023,38(02):136-141.[doi:10.16836/j.cnki.jcuit.2023.02.002]
基于FPGA的多通道高速数据采集系统设计
- Title:
- Design of Multi-channel High-speed Data Acquisition System based on FPGA
- 文章编号:
- 2096-1618(2023)02-0136-06
- Keywords:
- wideband A/D; JESD204B; multichannel; clock synchronization
- 分类号:
- TN432
- 文献标志码:
- A
- 摘要:
- 为满足宽带中频接收机能实现多通道、高速同步采集的需求,提出一种基于FPGA的多通道高速数据采集系统设计方案。系统采用Vertix7系列FPGA芯片作为主控芯片,通过SPI接口同时对4片宽带中频接收器AD6674进行控制,实现8路模拟信号的采集,并通过JESD204B协议完成8路数据的实时接收; AD输入前端采用无源的方式,将模拟输入的单端信号转成差分信号,抑制无用的宽带噪声。系统中采用时钟同步芯片AD9549、时钟扇形缓存器ADCLK950等解决系统内部时钟抖动以及多通道同步问题,为保证多通道同步数据的采集传输提供了解决办法。对整个系统进行功能测试,验证了方案的可行性。
- Abstract:
- In order to realize multi-channel and high-speed synchronous acquisition in wideband IF receiver, a design scheme of wideband and high-speed data acquisition system based on JESD204B is proposed. The system adopts Vertix7 series FPGA chip as the main control chip, which can control four wideband intermediate frequency receivers AD6674 at the same time, realize 8 channels of analog signals acquisition, and complete the 8 channels real-time data reception of through the JESD204B protocol; the clock synchronization chip AD9549 and clock sector cache ADCLK950 are used to solve the internal clock jitter and synchronization problems in the system, and provide solutions for ensuring the acquisition and transmission of multi-channel synchronous data.The whole system is functionally tested to verify the feasibility of the scheme.
参考文献/References:
[1] 赵丹,何帅,肖香彬.基于JESD204B协议的宽带ADC同步采集[J].信息记录材料,2019,20(8):163-164.
[2] 陈东.一种基于JESD204B协议的板内、板间数据采集同步技术的实现[J].数字技术与应用,2022,40(3):161-164.
[3] 饶嘉成,黄明,汪弈舟,等.基于LVDS的并行高速AD接口逻辑设计与实现[J].工业技术创新,2020,7(4):58-62.
[4] 陈洋,俞育新,奚俊.基于JESD204B协议的相控阵雷达下行同步采集技术应用[J].雷达与对抗,2015,35(2):38-41.
[5] 刘宁宁,王传根,王乐,等.基于JESD204B协议的多通道高速采集系统设计[J].电子信息对抗技术,2021,36(2):83-87.
[6] 樊敏.高速AD接口技术——高速AD采集的设计与实现[J].科技创新导报,2015,12(15):41.
[7] 和爽,王红亮.基于JESD204B的射频信号高速采集系统设计[J].电子器件,2020,43(1):124-127.
[8] 孙维佳,伍小保,范欢欢.基于JESD204B协议的雷达多通道同步采集实现[J].电子技术与软件工程,2019(12):121-123.
[9] 蒋世健.12.5 GSPS高速数据采集模块设计与实现[D].成都:电子科技大学,2020.
[10] 桂宪满.多路宽带AD采集的FPGA设计[D].西安:西安电子科技大学,2020.
[11] 李海涛,李斌康,田耕,等.基于JESD204B的1 GS/s、16-bit数据采集系统研究[J].电子技术应用,2021,47(4):126-131.
[12] 谢金源.一种双通道10GSPS采样率高速数据采集系统设计[D].成都:电子科技大学,2020.
[13] 王鲍,张雄杰,胡斌,等.高精度AD采集卡性能测试及评价方法研究[J].中国测试,2022,48(2):135-140.
[14] 冉焱,席鹏飞.基于JESD204协议的高速串行采集系统[J].电子科技,2015,28(5):17-19.
[15] 王松明.基于JESD204B标准的多通道数据同步传输设计[J].现代雷达,2019,41(8):60-64.
备注/Memo
收稿日期:2022-06-16
基金项目:国家自然科学基金资助项目(41575022); 四川省自然科学基金资助项目(2022NSFSC0214)
通信作者:李镇江.E-mail:lizhenjiang_007@163.com